簡易檢索 / 檢索結果

  • 檢索結果:共7筆資料 檢索策略: "FPGA".ekeyword (精準) and ckeyword.raw="時間至數位轉換電路"


  • 在搜尋的結果範圍內查詢: 搜尋 展開檢索結果的年代分布圖

  • 個人化服務

    我的檢索策略

  • 排序:

      
  • 已勾選0筆資料


      本頁全選

    1

    以現場可程式化閘陣列實現多重計數器為基礎之時間至數位轉換電路
    • 電子工程系 /102/ 碩士
    • 研究生: 林智民 指導教授: 陳伯奇
    • 本論文提出一個實現於現場可程式化閘陣列(Field Programmable Gate Array, FPGA)並能夠抵抗製程、電壓與溫度(process-voltage-temperature, …
    • 點閱:332下載:2
    • 全文公開日期 2019/08/05 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    2

    以現場可程式化閘陣列實現延遲回繞法為基礎之時間至數位轉換器
    • 電子工程系 /100/ 碩士
    • 研究生: 賴威諭 指導教授: 陳伯奇
    • 本論文提出一個實現於現場可程式化閘陣列(field programmable gate array, FPGA)並利用延遲回繞法為基礎的時間至數位轉換電路(Time-to-digital conve…
    • 點閱:453下載:0
    • 全文公開日期 2017/07/10 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    3

    以現場可程式化閘陣列實現低製程、電壓與溫度變異敏感性之時間至數位轉換電路
    • 電子工程系 /99/ 碩士
    • 研究生: 鄭秀喆 指導教授: 陳伯奇
    • 本論文提出一個實現於現場可程式化閘陣列(field programmable gate array, FPGA)並能夠抵抗製成、電壓與溫度(process-voltage-temperature, …
    • 點閱:284下載:1
    • 全文公開日期 2016/07/26 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    4

    以現場可程式化閘陣列實現基於延遲迴繞與加總平均法之改良式時間至數位轉換電路
    • 電子工程系 /103/ 碩士
    • 研究生: 蕭雅雲 指導教授: 陳伯奇
    • 本論文提出一個實現於現場可程式化閘陣列(Field Programmable Gate Array,FPGA)並利用延遲迴繞與加總平均法為基礎的改良式時間至數位轉換電路(Time-to-Digita…
    • 點閱:345下載:0
    • 全文公開日期 2020/08/02 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 2020/08/02 (國家圖書館:臺灣博碩士論文系統)

    5

    以現場可程式化閘陣列實現延遲迴繞法搭配相位排序法之高精度時間至數位轉換電路
    • 電子工程系 /102/ 碩士
    • 研究生: 蔡為翔 指導教授: 陳伯奇
    • 本論文提出一個實現於現場可程式化閘陣列(Field Programmable Gate Array, FPGA)並利用延遲迴繞法為基礎的時間至數位轉換電路(Time-to-digital conve…
    • 點閱:305下載:0
    • 全文公開日期 2019/08/04 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    6

    以現場可程式化閘陣列實現鎖相迴路延遲矩陣搭配雙倍資料率為基礎之高精度時間至數位轉換器
    • 電子工程系 /106/ 碩士
    • 研究生: 藍建廷 指導教授: 陳伯奇
    • 本論文提出一個實現於現場可程式化閘陣列(Field Programmable Gate Array,FPGA)並利用鎖相迴路延遲矩陣為基礎之時間至數位轉換電路(Time-to-Digital con…
    • 點閱:324下載:0
    • 全文公開日期 2023/08/20 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)

    7

    以現場可程式化閘陣列實現鎖相迴路延遲矩陣為基礎之高精度時間至數位轉換器
    • 電子工程系 /104/ 碩士
    • 研究生: 鍾玉壽 指導教授: 陳伯奇
    • 本論文提出一個實現於現場可程式化閘陣列(Field Programmable Gate Array,FPGA)並利用鎖相迴路延遲矩陣為基礎之時間至數位轉換電路(Time-to-Digital con…
    • 點閱:416下載:0
    • 全文公開日期 2021/08/01 (校內網路)
    • 全文公開日期 本全文未授權公開 (校外網路)
    • 全文公開日期 本全文未授權公開 (國家圖書館:臺灣博碩士論文系統)
    1